vcc、gnd该接的都接好,晶振连接到固定的时钟管脚,剩下的基本上也就是IO了,IO你可以随便使用的,最好是将同一类型的信号管脚连接到FPGA同一个bank中,这样FPGA布局布线的效率会很高。另外,需要注意电平问题,IO是3.3V,一般的器件大多能够直连,也有特殊的5v器件,需要注意。其他也就没啥了,基本的就这些吧。
下载所采用FPGA芯片的数据手册,里面有芯片的引脚属性,对着分配就好!如果没有把握,先写FPGA程序,然后编译完以后,在编译软件中分配引脚,如果能分配成功,就证明分配是对的,这样,画到PCB板上就没有什么问题了!!