上图是首唯信数字电路的理想波形,忽略了高、低电平转换所需的建立时间,分析时只要抓住时钟有效时刻,对照输入波形与驱动方程即可;下图是实际工作的时序图,斜坡表示信号的建立时间,此时逻辑状态是不稳定的,各个信号的时间配合要避开建立时山迅间段。如 CPU 把数据写入存储器的时序是:地址信号最早建立、输出数据、写入脉冲,一者轮个嵌套着一个。下图是A/D芯片0809的转换时序,也是地址先建立(C、B、A),然后选通(START)、等待转换完成(OE)、数据输出(D7~D0)。